您的位置 >> 学术研究

利用FPGA加快全系统多处理器仿真的有效复杂度结构 更新于2010-05-04 23:08:06 文章出处:与非网

关键字: BEEcube Xilinx BEE FPGA

 利用FPGA加快全系统多处理器仿真的有效复杂度结构。Eric S. Chung, Eriko Nurvitashi, James C. Hoe, Babak Falsafi和Ken Mai(卡内基梅隆大学,Carnegie Mellon University),第16届FPGA的国际ACM/SIGDA研讨会(FPGA ’08)论文集,2008年2月。

A Complexity-Effective Architecture for Accelerating Full-system Multiprocessor Simula-tions using FPGAs, by Eric S. Chung, Eriko Nurvitashi, James C. Hoe, Babak Falsafi and Ken Mai of Carne-gie Mellon University, FPGA ’08: Proceedings of the 16th international ACM/SIGDA symposium on FPGAs, Feb-ruary 2008.